文档

设计和模拟SerDes系统

使用SerDes Designer应用程序设计和模拟SerDes系统

高速电子系统的信号退化是由阻抗失配、衰减和串扰等各种损伤引起的。使用SerDes Toolbox™中的均衡和增益调制块,可以补偿有损耗信道带来的失真。

并行转换器设计应用程序,您可以设计顶级SerDes系统和执行统计分析。使用构建块和系统对象来设计、配置、模拟和分析SerDes系统,包括发射机和接收机。

应用程序

并行转换器设计 设计和分析输出到Simulink, MATLAB和IBIS-AMI的SerDes系统金宝app

全部展开

DFECDR 具有时钟和数据恢复(CDR)的决策反馈均衡器(DFE)
CDR 模拟一个时钟数据恢复电路
固定资产 建模一个前馈均衡器
CTLE 模型连续时间线性均衡器(CTLE)
自动增益控制 自动调整增益以保持输出波形振幅
VGA 建模可变增益放大器
SaturatingAmplifier 模拟饱和放大器
透传 不加修改地传播基带信号
模拟通道 从信道损耗度量或脉冲响应建立损耗模型
配置 在SerDes系统模型中配置系统范围设置
眼图范围 显示时域信号眼图
刺激 在SerDes模型中设置伪随机二进制序列(PRBS)模式和要模拟的符号数

对象

全部展开

并行转换器。DFECDR 具有时钟和数据恢复(CDR)的决策反馈均衡器(DFE)
并行转换器。CDR 时钟数据恢复功能
并行转换器。固定资产 建模一个前馈均衡器
并行转换器。CTLE 连续时间线性均衡器(CTLE)或峰值滤波器
并行转换器。自动增益控制 自动调整增益以保持输出波形振幅
并行转换器。VGA 建模可变增益放大器
并行转换器。SaturatingAmplifier 建模一个饱和放大器
并行转换器。透传 不加修改地传播基带信号
并行转换器。ChannelLoss 创建简单的有损传输线模型

主题

设计SerDes系统,导出IBIS-AMI模型

本示例展示了如何使用SerDes Designer应用程序创建和分析SerDes系统,并为Simulink®的发射机和接收机创建IBIS-AMI模型。金宝app

SerDes系统基础知识

构建SerDes系统的基本组件。

时钟和数据恢复在SerDes系统

探索一阶时钟数据恢复(CDR)的行为、控制和特征。